Se comenzó la clase con consultas de practicas anteriores.
Luego se presentaron los siguientes temas:
Q1
- Formato de Instrucciones
- Códigos de Operación
- Modos de direccionamiento
- Partes del formato que por ahora no usamos
Arquitectura de Von Neumann
- Repaso de la arquitectura: CPU (UC, ALU), Memoria Principal
- Registros visibles y no visibles al programador (IR- registro de instrucción)
- Ciclo de Ejecución de instrucciones
- Búsqueda de instrucción
- Decodificación de instrucción
- Ejecución de instrucción
- Relación con Lógica Digital: MUX8a16, MUX9a16
Al finalizar esto se dejaron ejercicios para resolver en clase (Ejercicios 11, 12, 14, 19, 21 y 23 de la Práctica #2), pero con los conocimientos adquiridos en esta clase se puede resolver toda la Práctica #2
Se pidió como entrega:
- Fecha límite: Martes 14/4 a las 8.29
- Consigna:
- Ver video de QSim,
- resolver ejercicios 13 y 18 de la práctica 2,
- ejecutarlos con el simulador QSim,
- hacer capturas de pantalla.
- Modo de entrega: por mail a mdalponte@unq.edu.ar/flavia.saldana@unq.edu.ar con asunto «(Entrega 3) <Nombre> <Apellido>»